삼성, 업계 최초 3차원 12단 기술 개발…“반도체 패키징 초격차”

산업·IT 입력 2019-10-07 09:29:43 수정 2019-10-07 14:54:26 김혜영 기자 0개

페이스북 공유하기 트위터 공유하기 카카오톡 공유하기 네이버 블로그 공유하기

업계 최대 용량 24GB HBM 양산 예정

사진제공=삼성전자.

삼성전자는 업계 최초로 D램 12개를 쌓아 수직으로 연결하는 반도체 패키징 기술을 개발하며 반도체 패키징 기술에서 초격차 전략을 펼치고 있다. 삼성전자는 업계 최초로 ‘12단 3D-TSV’(3차원 실리콘 관통전극) 기술 개발에 성공했다고 7일 밝혔다.
 

이 기술은 와이어를 이용해 칩을 연결하는 기존 방식(와이어 본딩)과는 달리 반도체 칩 상단과 하단에 머리카락 굵기의 20분의 1 수준에 불과한 미세한 전자 이동통로 6만개를 만들어 연결하는 방식이다. 종이(100㎛)의 절반 이하 두께로 가공한 D램 칩 12개를 쌓아 수직으로 연결하는 고도의 정밀성이 필요하기 때문에 반도체 패키징 기술 가운데 가장 어려운 것으로 평가된다. 특히 ‘와이어 본딩’ 방식보다 칩 사이에 신호를 주고받는 시간이 짧아져 속도와 소비전력을 획기적으로 개선하는 장점이 있다.
 

이번 기술 개발에 따라 기존 8단 적층 제품(HBM2)과 같은 패키지 두께(720㎛)를 유지하면서도 12개의 D램 칩을 적층할 수 있게 돼 고객사들은 별도의 시스템 디자인 변경 없이도 고성능의 차세대 고용량 제품을 출시할 수 있을 것이라고 회사측은 덧붙였다. 또 고대역폭 메모리에 이 기술을 적용할 경우 기존 8단에서 12단으로 높임으로써 용량도 1.5배 늘릴 수 있다. 이 기술에 최신 16기가비트(Gb) D램 칩을 적용하면 업계 최대 용량인 24기가바이트(GB)급 고대역폭 메모리(HBM) 제품도 구현할 수 있다. 이는 현재 주력 제품으로 양산 중인 8단 8GB 제품보다 용량이 3배 수준이다.

삼성전자는 고객 수요에 따라 ‘12단 3D-TSV’기술을 적용한 업계 최대 용량의 24GB급 고용량 HBM 제품의 양산에 돌입할 예정이라고 밝혔다./김혜영기자jjss1234567@sedaily.com
 

[ⓒ 서울경제TV(www.sentv.co.kr), 무단 전재 및 재배포 금지]

기자 전체보기

기자 프로필 사진

김혜영 기자 증권부

jjss1234567@sedaily.com 02) 3153-2610

이 기자의 기사를 구독하시려면 구독 신청 버튼을 눌러주세요.

페이스북 공유하기 트위터 공유하기 카카오톡 공유하기 네이버 블로그 공유하기




0/250

0/250